área de pesquisa
- Amplificador Operacional em Baixa Tensão e Aplicações
- Autenticação para Circuitos Integrados e Dispositivos usando Blockchain e Funções Físicas Não Clonáveis
- Circuito de gerenciamento de barramento de comunicações em sensores industriais
- Desenvolvimento de Hardware Configurável de Criptografia Simétrica utilizando FPGA e linguagem VHDL
- Desenvolvimento de Hardware de Criptografia RSA em Linguagem Verilog.
- Desenvolvimento de um Amplificador CMOS Totalmente Integrado para Operar em 1.8GHz
- Desenvolvimento de um Protocolo de Comunicação Bidirecional em VHDL para Eletrodos Digitais de EEG.
- Filtro a capacitor chaveado para implantes cocleares utilizando a tecnologia CMOS 0,6 um
- Gabriel Antonio Fanelli de Souza
- Implementação de Neurônio Artificial em Tecnologia CMOS IBM 130nn utlilizando o Modelo de Izhkevich em Topologia Trasnlinear Dinâmica com Transistores Halo Implantados
- Linearização de Amplificadores de Potência de RF com Pré-Distorção Digital Ortogonal e Realimentação Escalar.
- Modulador de Largura de Pulso de Modo-Misto para Applicações SMPS de Baixa Potência
- Projeto de um Amplificador de Baixo Ruído (LNA) em 900MHZ em CMOS de 0,35um para Transceptores CDMA
- Projeto de um Amplificador de Potência de RF Operando a 836,5 MHz em Tecnologia CMOS de 0,35µm para Aplicação em um Transceptor Wireless de Espalhamento Espectral
- Projeto de um Misturador em Tecnologia CMOS de 0,25um
- Proposta de um Sistema de Monitoramento e Diagnóstico e Eletrocardiograma
- Review of CMOS Currente References
- Sensor de proximidade usando corrente Eddy
- Tales Cleber Pimenta
- Um Amplicador Neural de Baixo Ruído e Baixa Potência Utilizando uma Topologia Folded Cascode OTA com Malha de Realimentação PID e Ganho Ajustável para EEG SoC Arrays
- Um Amplificador de Transcondutância CMOS em Baixa Tensão e Ultra Baixa Potência para Aplicações GM-C em Baixa Frequência
- Um Topologia CMOS Miller OTA Modificada com a Excursão de sinal de Pólo-a-Pólo da Fonte da Alimentação em Ultra - Baixa Tensão e Ultra-Baixa Potência
- Uma arquitetura de conversão A/D baseada na aproximação sucessiva de sinais PWM em tecnologia CMOS.
- Uma arquitetura de modulação sigma-delta assíncrona em ultra-baixa potência para aplicações biomédicas.
- Uma arquitetura híbrida de algoritmos criptográficos, utilizando hardware reconfigurável, com foco em vulnerabilidades baseadas em análises do tipo side-channel.
- Uma referencia de tensão e corrente CMOS utilizando SCCTs e com VDD de 0.85V
- Uma referência de tensão CMOS baseada na tensão threshold em ultra-baixa tensão e ultra baixa potência.
- Uma Técnica de Predição de Tensão no alvo em identificação por Radiofrequência para aplicações em Sensores Implantados.