área de pesquisa
- ?HdSC: Modelagem de Alto Nível para Simulação Nativa de Plataformas com Suporte ao Desenvolvimento de HdS?
- A LBIST Architecture that reuses Manufacturing Compressed Scan Test Patterns
- Abordagem para Análise e projeto de IP-cores com Geração Automática de Interfaces Utilizando UML 2.0
- Algoritmo de Prefetching de dados temporizado para Sistemas Multiprocessadores baseados em NoC
- Controle de Agressividade de Prefetch em uma Arquitetura Multicore com Coerência de Cache Baseada em Diretório e NoC
- Desenvolvimento de Device Drivers com Segurança
- Desenvolvimento de Mecanismo de Verificação Baseado em SystemVerilog
- Desenvolvimento de Mecanismo para Geração de Escalonadores
- Edna Natividade da Silva Barros
- Introdução de mecanismos de coerência de cache no contexto de
- IVM - Uma Metodologia de Verificação Funcional Interoperável, Interativa e Incremental
- Mecanismo para Análise de Comunicação em Plataformas Multiprocessadoras
- Mecanismos de suporte a modelagem e análise de comunicação em plataformas multiprocessadoras
- Optimization of a Face Detection Algorithm for Real-Time Móbile Phone Applications
- Reestruturação do ipPROCESS e Inclusão dos Processos Fundamentais do Ciclo de Vida
- SCExamine: Um Mecanismo para Introspecção de Sistemas em SystemC
- Síntese de Comunicação em Projetos Baseados em Plataflormas
- Síntese de Mecanismos de Escalonamento para Projetos Baseados em Plataformas
- Síntese de Software em Projetos Baseados em Plataforma
- The Development of a Hardware Abstraction Layer Generator for System on Chip Functional Verification
- Uma Abordagem Baseada em Metaheurística para a Exploração de Espaço de Projeto em Memória Cache Multinível em Plataforma MPSoC de Aplicação Específica
- Uma abordagem meta-heurística para o mapeamento de tarefas em uma plataforma MPSoC baseada em NoC
- Uma Abordagem para Ensino-Aprendizado de Projetos de Sistemas Computacionais com Utilização do Simulador CompSim com Suporte à Arquitetura RISC-V
- UMA ESTRATÉGIA PARA REDUÇÃO DE CONGESTIONAMENTO EM SISTEMAS MULTIPROCESSADORES BASEADOS EM NOC
- Uma Linguagem para Desenvolvimento de Device Drivers
- Uma Metodologia para Exploração do Espaço de Projeto de Hierarquias de Memória para Sistemas Embarcados
- VALIDAÇÃO DE UMA ESPECIFICAÇÃO TDEVC PARA O DESENVOLVIMENTO DE DEVICE DRIVERS ROBUSTOS