descrição
- Computacional
- Implementação em HDL do módulo responsável por converter as raízes do polinômio localizador de erros para as posições de erro da palavra código. Opera em 2,5 GHz (com 7% de overhead), no decoder OTN E-FEC descrito na norma do ITU-T G975.1 - Anexo I9.