área de pesquisa
- "Processamento da Rede Neocognitron para Reconhecimento Facial em Ambiente de Alto Desempenho GPU"
- Abordagens de Mapeamento de Processos em Redes-em-Chip para Aplicações Paralelas
- ACSO - Centro de Pesquisa em Arquitetura de Computadores, Sistemas Inteligentes e Robótica
- Adelson Felipe Dias Nogueira
- Adriano Zanuz
- Alex Dias Camargo
- Alexandre Antonio Cheuiche Martins
- Algoritmos Baseados em Padrões de Blocos e Múltiplos Dicionários para Compressão de Código em Sistemas Embarcados
- Aline Vieira de Mello
- Amanda Maria Pinho Amorim
- Ambiente distribuído web de processamento e análise de imagens: imagens termográficas de equipamentos elétricos
- An Algorithm to Minimize Energy Consumption and Elapsed Time for IoT Workloads in a Hybrid Architecture
- Antônio Carlos Schneider Beck Filho
- Análise Comparativa de Uso dos Conjuntos de Instruções dos Microprocessadores de 32 bits MIPS, PowerPC e SPARC
- Arquitetura de Interconexão em Sistemas Distribuídos - [OCM002]
- Arquitetura de máquinas dirigidas pelo Fluxo de Dados - [OCD002]
- Arquitetura e avaliação de Desempenho de redes locais com estrutura tipo PABX (estrela) com tráfego integrado de voz, dados e imagem - [OCD003]
- Arquiteturas de Computadores Dirigidos pelo Fluxo de Dados
- Arthur Fernando Arnold Battaglia
- Arthur Francisco Lorenzon
- Autenticação de dispositivos móveis usando NFC
- Avaliação de Abordagens de Mapeamento de Threads de Aplicações Paralelas em Arquiteturas de Memória Compartilhada
- Avaliação de Aceleradores em GPU e FPGA a partir de Programas OpenMP
- Avaliação de Desempenho e Caracterização de Cargas de Trabalho Paralelas para Redes-em-Chip sem Fio
- Avaliação de performancede arquitetura para computação de alto desempenho - [OCM023]
- Boosting Big Data Streaming Applications in Clouds With BurstFlow
- BRUNNO FIGUEIRÔA GOLDSTEIN
- Bruno Maia de Morais
- Caribe Zampirolli de Souza
- Carolina Paula de Almeida
- Celso Olivete Júnior
- CLÁDIO JOSÉ MARTINS JÚNIOR
- Compactação de Código para Arquiteturas SPARC VLIW
- Concepção e validação de arquitetura robusta baseada em soft processors para uso em computadores de bordo de satélites artificiais
- Construção de Núcleos Paralelos de Álgebra Linear Computacional com Execução guiada por Fluxo de Dados
- Conversores reversos RNS-binário eficientes para aplicações com ampla faixa dinâmica
- Cristiane Sbruzzi Berté
- Cíntia Pinto Avelar
- Data Processing Model to Perform Big Data Analytics in Hybrid Infrastructures
- Denise Regina Pechmann
- Desenvolvimento de Metodologia para Balanceamento e Mensuração da Eficiência de Distribuição de Carga em Processamento Paralelo
- Edson Pedro Ferlin
- Edson Toshimi Midorikawa
- Eduardo Augusto Bezerra
- Eduardo Max Amaro Amaral
- Emílio de Camargo Francesquini
- Ensino de arquitetura de computadores usando simuladores completos
- Erich Lacerda Malinowski
- Especificação de uma ferramenta de geração de sequências de teste para módulos de comunicação de dados - [OCM106]
- Estimador de pressão arterial
- Estudo Comparativo de Bibliotecas para Redes Neurais Convolucionais em Diferentes Microarquiteturas de GPU.
- Estudo e modelagem analítica de arquiteturas e aplicações multithreading
- Estudo sobre a Variação dos Parâmetros do Tree Load Balancing Algorithm
- Fabiany Lamboia
- Felipe dos Anjos Lima
- Fernando Esquírio Torres
- Gabriel Felipe Cândido Novy
- Gustavo Adolfo Cerezo Vásquez
- Gustavo Leite
- Halmos Fernando do Nascimento
- Harlei Miguel de Arruda Leite
- Instrumentação de FPGAs SRAM para Recuperação e Prevenção de Faltas Permanentes Visando Utilização em Aplicações Espaciais
- Isaac Maia Pessoa
- Israel Mendonça dos Santos
- Jorge Roberto Guedes
- Jose Hiroki Saito
- Josiane de Nazaré Silva Lopes
- José Aprígio Carneiro Neto
- José Carlos Sant´Anna Palma
- João Marcelo Moraes Fernandes
- Karla Haryanna Santos Moura
- Leandro Augusto Justen Marzulo
- Luiz Henrique Custódio Mendes Marques
- Marcelo Silva Freitas
- Marco Antonio Costa Simões
- Marco Caetano Lazarine Bontorin
- Marco Túlio Alves Nolasco Rodrigues
- Marcos Roberto Bombacini
- Maria Adélia Icó Machado dos Santos
- Mario Antonio Monteiro
- Modelo de Segurança da Linguagem Java - Problemas e Soluções - [OCM021]
- MPSoCBench: a Framework for High-Level Evaluation of Multiprocessor System-on-Chip Tools and Methodologies
- Parallel Simulation for Multi-Processor System on Chip Modeled in SystemC at Transaction Level
- Pedro Henrique de Mello Morado Penna
- PERE: Um processo de engenharia de requisitos aplicado a requisitos não-funcionais de desempenho
- Performance Evaluation Analysis of Spark Streaming Backpressure for Data-Intensive Pipelines
- PIFLOW - projeto, simulação e implementação de um protótipo dataflow em FPGA
- PiFlowMR - Uma nova arquitetura a fluxo de dados dinâmico, escalável e com múltiplos anéis, implementada em um cluster da FPGAs de baixo custo
- PLAESER - Plataforma de Emulação de Soft Errors Visando a Análise Experimental de Técnicas de Tolerância a Falhas: Uma prototipação rápida utilizando FPGAs
- Plataforma de desenvolvimento baseada em tecnologia reconfigurável para conversores de energia inteligentes
- Por um Ensino de Arquitetura de Computadores para Cursos de Sistemas de Informação
- PowerSMT: Ferramenta para Análise de Consumo de Potência em Arquiteturas SMT
- Priscila Aparecida de Moraes
- Prof. Dr. Wilson Vicente Ruggiero
- Projeto e desenvolvimento de uma ferramenta de baixa intrusão para administração e gerência de aglomerados de computadores
- Proposta e desenvolvimento de um algoritmo de associatividade reconfigurável em memórias cache.
- RAF: Roteador Assíncrono Flexível para Redes Intra-Chip
- Rafael Fão de Moura
- Rafael Tosta Santos
- Reduzindo o consumo de energia em MPSoCs heterogêneos via clock gating
- Remy Eskinazi Sant'Anna
- Ricardo Araújo de Alkimim
- RICARDO MARQUES DA COSTA
- Ricardo Menotti
- Rivanaldo Sérgio de Oliveira
- Roberto de Oliveira Campos Júnior
- Roberto Jacobe Rodrigues
- Robhyson Denys Rodrigues da Silva
- Rodrigo Carneiro Brandão
- Rogério Aparecido Gonçalves
- Sandro Neves Soares
- Silvio Roberto Fernandes de Araújo
- Simulação de arquitetura de Computadores de alto desempenho - [OCM022]
- Sistemas Dinamicamente Reconfiguráveis com Comunicação via Redes Intra-Chip
- Sistemas Embarcados: Procedimentos para carga do sistema operacional
- The Design And Implementation Of Query Execution In Modern Processing-In-Memory Hardware
- TRANSACTIONAL WAVECACHE - EXECUÇÃO ESPECULATIVA FORA-DE-ORDEM DE OPERAÇÕES DE MEMÓRIA EM UMA MÁQUINA DATAFLOW
- Um ambiente de programação Distribuído: definição, análise e síntese - [OCD001]
- Um ambiente de programação distribuído: definição, análise e síntese - [OCM001]
- Um Modelo de Análise do Controle de Fluxo em Multicomputadores
- Um processador reconfigurável com janela de instruções dinâmica e banco de registradores distribuído
- Uma Metodologia para Desenvolvimento de Programas Paralelos Eficientes em Ambientes Homogêneos e Heterogêneos.
- Uso da técnica VLIW para aumento de performance e redução do consumo de potência em sistemas embarcados baseados em Java
- Wenia Ventura de Farias Caldas