Alexandre Marques Amaral
Alexandre Amaral é mestre em Engenharia Elétrica (PUC Minas, 2009) e graduado em Engenharia Eletrônica e de Telecomunicação (PUC Minas, 2006). Desde set/2009 é Engenheiro de Circuitos Integrados da Portochip, participando das etapas de especificação, cotações e assinaturas de NDAs (fornecedores e foundries ), escrita de proposta de patente, codificação, verificação, síntese, projeto físico e sign-off de um chip digital. Desde abr/2010 está cursando o MBA em Gerenciamento de Projetos (FGV-RS). Entre fev/2009 e ago/2009 participou do Programa Nacional de Formação de Projetista de Circuitos Integrados (CI Brasil). Entre fev/2007 e dez/2009 foi mestrando do Programa de Pós-Graduação em Engenharia Elétrica da PUC Minas, desenvolvendo pesquisa na área de Computação Reconfigurável. Entre mar/2004 e jan/2007 foi bolsista de Iniciação Científica (FIP/PUC Minas e PIBIC/CNPq) e participou de projetos de pesquisa, financiados pela PUC Minas e pela FAPEMIG, sendo responsável pela codificação e implementação de componentes digitais em FPGAs. Durante as atividades de iniciação científica e de mestrado, ganhou 4 prêmios, publicou 18 artigos em eventos nacionais e internacionais e participou de 22 eventos (10 apresentações). Entre mai/2003 e dez/2003 estagiou na FIAT Automóveis S/A, sendo auxiliar de chefe da Gestão do Produto e ajudando nas tarefas de gerenciamento dos cronogramas do setor, participando de grupos de redução de custos e de estudos de make or buy . Tem experiência profissional em projeto e verificação de circuitos integrados digitais, utilizando ferramentas como: FPGAs (prototipação); linguagem de descrição de hardware: Verilog (codificação) e SystemVerilog (verificação); linguagens de scripts (TCL e shell); ferramenta de desenvolvimento da Xilinx (ISE); e ferramentas da Synopsys para execução de todo o fluxo de projeto de ASICs digitais, utilizadas tanto nas etapas de front-end como nas de back-end. Tem experiência acadêmica com pesquisas em projetos de arquiteturas e implementações de circuitos digitais convencionais e reconfiguráveis, utilizando ferramentas como: FPGAs; linguagem de descrição de arquiteturas (ArchC); linguagem de descrição de hardware (VHDL); ferramentas de desenvolvimento da Xilinx (ISE e EDK); e ferramentas de simulação como Matlab e Mentor Graphics ModelSim.
MSc in Electrical Engineering (2009) and B.Eng in Electronics and Telecommunication Engineering (2006) at Pontifícia Universidade Católica de Minas Gerais (PUC Minas). Has research experiences in Reconfigurable Computing area and professional experience in designing Application-Specific Integrated Circuits (ASICs) at Portochip (Brazil).
Áreas De Investigação
- Publicações
- Identidade
- Ver todos
