área de pesquisa
- A Complete FPGA Evolvable Hardware Architecture Based on Virtual Reconfiguration: Evolving Combinational Circuits
- A Programming Framework Enabling Runtime Task Migrations between CPU and FPGA
- A Runtime Reconfigurable Embedded Systems Design Methodology based on Formal Models of Computation
- Aceleração do algoritmo Needleman-Wunsch de Bioinformática a partir do uso de uma arquitetura reconfigurável baseada em FPGA
- Alexandre Marques Amaral
- Aquarius - Uma plataforma para desenvolvimento de Sistemas Dinamicamente Reconfiguráveis
- Aquarius II ? Uma Plataforma para Desenvolvimento de Sistemas Dinamicamente Reconfiguráveis Baseada no Sistema Operacional uCLinux
- Bruno Moreira Cestari
- ChipCflow - Compilador com Reconfiguração parcial
- ChipCflow - em hardware dinamicamente reconfigurável
- ChipCflow - uma ferramenta para execução de algoritmos utilizando o modelo a fluxo de dados dinâmico em hardware reconfigurável
- Chipcflow - validação e implementação do modelo de partição e protocolo de comunicação no grafo a fluxo de dados dinâmico
- Cluster de PCs usando nós baseados em módulos aceleradores em hardware(FPGA)
- Construção de uma RPU (Reconfigurable Processing Unit) para Algoritmos Genéticos em Hardware Reconfigurável
- Denis Silva Loubach
- Desenvolvimento de um núcleo aritmético em hardware reconfigurável para sistemas de alto desempenho
- Desenvolvimento de uma plaforma escalável para multiplicação de matrizes
- Desenvolvimento de uma plataforma reconfigurável para modelagem 2D, em sísmica
- Edson Pedro Ferlin
- Eduardo Augusto Bezerra
- Eduardo Marques
- Estudos e avaliações de compiladores para arquiteturas reconfiguráveis
- fastRTM: um ambiente integrado para desenvolvimento rápido da migração reversa no tempo (RTM) em plataformas FPGA de alto desempenho
- Francisco de Souza Júnior
- Geração automática de aceleradores para otimização da relação desempenho e consumo de energia em plataforma de computação reconfigurável
- Implementação de uma arquitetura para Multuiplicação de matrizes Densas em Sistemas Reconfiguráveis de Alto Desempenho
- Implementação em FPGA de um módulo multiplicador e acumulador aritmético de alto desempenho para números de ponto flutuante de dupla precisão, padrão IEEE 754
- Jefferson William Teixeira
- Joelmir José Lopes
- Jorge Luiz e Silva
- Josué Pereira de Castro
- LALP: uma linguagem para exploração do paralelismo de loops em computação reconfigurável
- Luiz Henrique Kiehn
- Marcelo Götz
- Marcos Roberto Bombacini
- Microcontroladores em computação reconfigurável (Run-Time Reconfiguration - RTR) - uma aplicação
- Milene Barbosa Carvalho
- Particionamento Temporal Acoplado a Escolha de Componentes para Aplicações de Computação Reconfigurável
- Plataforma para testes e qualificação de dispositivos reconfiguráveis e sistemas em chip, submetidos aos efeitos combinados da interferência eletromagnética e da radiação ionizante
- Priscila Aparecida de Moraes
- Projeto de uma Arquitetura Probabilística Baseada em Computação Reconfigurável e Aplicada à Robótica Móvel
- Raphael Fernandes Ribeiro
- Raphael Fonte Boa Trindade
- Reconfigurable Systems in Space Instrumentation
- Remy Eskinazi Sant'Anna
- Ricardo Menotti
- RTEV - Ambiente de Desenvolvimento de Aplicações Reconfiguráveis com o Kernel de Tempo Real Virtuoso
- Run-Time Reconfigurable RTOS for Reconfigurable Systems-on-Chip
- Segurança Cibernética com Hardware Reconfigurável em Subestações de Energia Elétrica Utilizando o Padrão IEC 61850.
- SPmm1 - Uma Máquina Paralela Reconfigurável
- Técnicas de profiling para o co-projeto de hardware e software baseado em computação reconfigurável aplicadas ao processador softcore Nios II da Altera
- Um framework para coprojeto de hardware e software de sistemas avançados de assistência ao motorista baseados em câmeras
- Um processador reconfigurável com janela de instruções dinâmica e banco de registradores distribuído
- Uma metodologia para a determinação da precisão numérica necessária à implementação do algoritmo RTM
- UMA METODOLOGIA PARA ESCALONAMENTO DE TAREFAS DE TEMPO REAL EM ARQUITETURAS DINAMICAMENTE RECONFIGURÁVEIS